所有新闻发布

劳特巴赫支持最新的 Synopsys ASIP Designer 工具

出版日期 出版日期:2024 年 9 月 3 日

德国霍恩基兴--2024年9月3日--劳特巴赫的TRACE32®工具现在可与最新的Synopsys ASIP Designer™工具互操作,用于设计特定应用指令集处理器(ASIP)和可编程加速器。TRACE32 支持包括在硬件实现上或在Synopsys指令集simulator 中调试ASIP核。

劳特巴赫将其业界领先的 TRACE32® 调试和跟踪工具的支持扩展到使用 Synopsys 的 ASIP Designer 工具 V-2024.06 版创建的特定应用指令集处理器。

Synopsys 的 ASIP Designer 工具加快了特定应用指令集处理器 (ASIP) 和可编程加速器的设计速度。ASIP Designer 基于语言的方法可从单一架构规范自动生成可综合的 RTL 和软件开发工具包 (SDK),大大减少了处理器设计和验证工作。ASIP 广泛应用于信号处理密集型应用,包括无线基站、移动电话、音频处理、图像处理和云计算。

Synopsys 和 Lauterbach 工程团队密切合作,实现了对TRACE32 的支持。TRACE32 PowerView TRACE32 和 API 可以支持 ASIP Designer 广泛的架构范围,从专用标量处理器到超长指令字 (VLIW) 和宽矢量处理器。

TRACE32® 工具包括通用的PowerView 调试和跟踪软件以及调试和跟踪加速模块。劳特巴赫的智能 PowerDebug 模块为高效调试和测试自动化提供最快的下载速度和最短的响应时间,而 PowerTrace 实时跟踪模块则能全面了解嵌入式系统 CPU 和其他内核的工作情况,而丝毫不影响其实时性能。跟踪分析(包括代码覆盖率测量)有助于更快、更安全、更可靠地将嵌入式设计推向市场。

TRACE32®可同时调试和跟踪SoC中的CPU和其他内核,这一独特功能可覆盖整个系统。无论系统是 SMP(对称多处理)、AMP(非对称多处理)还是 iAMP(集成非对称多处理)。劳特巴赫创新的 iAMP 调试和跟踪技术可在单个 TRACE32®PowerView GUI 中调试具有相同 CPU 指令集的多核系统。

"Lauterbach GmbH 的创始人兼首席技术官 Stephan Lauterbach 说:"与 Synopsys 最新版本的 ASIP Designer 合作,我们的TRACE32 工具现在也可用于调试实现 ASIP 指令集架构 和外设的定制处理器,几乎适用于任何应用。"这适用于从simulator 到实际芯片的整个生命周期"。

"Synopsys ASIP Designer使用户能够加快定制处理器的开发速度,为其特定应用提供最佳的功耗、性能和面积,"Synopsys公司IP产品管理副总裁Mick Posner说。"Synopsys和Lauterbach之间的合作使软件开发人员能够加速创新,优化嵌入式软件,从而创造出高度差异化的产品。

关于劳特巴赫

劳特巴赫是嵌入式系统尖端开发工具的领先制造商,拥有 40 多年的丰富经验。它是一家历史悠久的国际公司,为世界各地的客户提供服务,与所有半导体制造商建立了合作伙伴关系,并在稳步发展。在慕尼黑附近的霍恩基兴总部,工程团队以 TRACE32® 为品牌,开发和生产高度精通、专业、易用的开发工具。劳特巴赫在英国、意大利、法国、突尼斯、美国东西海岸、日本和中国设有分支机构,在许多其他国家也有高素质的销售和支持工程师,使劳特巴赫的全系列产品能够在全球范围内销售。

欲了解更多信息,请访问 http://www.lauterbach.com/

新闻联系人:

Evi Ederer,劳特巴赫有限公司

Altlaufstraße 40, 85635 Höhenkirchen-Siegertsbrunn

电话 +49 (8102) 9876 182

电子邮件:press@lauterbach.com

在这个页面上,您可以下载我们的《劳特巴赫新闻》的印刷版和社会媒体版。如果您有任何关于出版物的问题,请联系Evi Ederer:press@lauterbach.com

媒体套件